據(jù)悉,Versal ACAP是一個(gè)高度集成、多核、異構(gòu)的計(jì)算平臺(tái),可以運(yùn)行在5G的核心執(zhí)行復(fù)雜的實(shí)時(shí)信號(hào)處理,包括用于增加網(wǎng)絡(luò)容量的復(fù)雜波束成形技術(shù)。隨著5G基礎(chǔ)設(shè)施需求和行業(yè)規(guī)范一如既往的不斷演進(jìn),5G對(duì)賽靈思聞名遐邇的自適應(yīng)計(jì)算技術(shù)的需求也與日俱增。
在相同頻譜情況下,5G需要利用波束成形技術(shù)以將多個(gè)數(shù)據(jù)流同時(shí)傳輸給多個(gè)用戶,這也是5G網(wǎng)絡(luò)容量急劇增加的原因。然而,波束成形技術(shù)需要更高計(jì)算密度與先進(jìn)的高速連接(無(wú)論片上(on-chip)還是片外(off-chip),才能滿足5G的低時(shí)延需求。除此之外,不同的系統(tǒng)功能分區(qū)需求和算法實(shí)現(xiàn)方案也使得處理性能與計(jì)算精度更加廣泛。傳統(tǒng)FPGA面臨的最大挑戰(zhàn)在于,如何在有效應(yīng)對(duì)這一需求的同時(shí),還能滿足散熱問(wèn)題和系統(tǒng)占用空間限制。
Versal ACAP能夠在低功耗下提供優(yōu)異的計(jì)算密度,以執(zhí)行波束成形算法所需的實(shí)時(shí)、低時(shí)延的信號(hào)處理。Versal AI Core系列中的AI引擎由平鋪的矢量處理器陣列組成,這一特性使其成為實(shí)現(xiàn)所需數(shù)學(xué)運(yùn)算功能,進(jìn)而提供高計(jì)算密度、先進(jìn)連接性,以及部署后可重編程與可重配置能力的理想選擇。
首批Versal ACAP器件已向早期試用客戶出貨,并將于2020年第四季全面供貨。
聯(lián)系:highspeedlogic
QQ :1224848052
微信:HuangL1121
郵箱:1224848052@qq.com
網(wǎng)站:http://www.mat7lab.com/
網(wǎng)站:http://www.hslogic.com/
微信掃一掃:

--------------------------------------------------------------------------------------
人工智能代做,深度學(xué)習(xí)代做,深度強(qiáng)化學(xué)習(xí)代做,zynq智能系統(tǒng)FPGA開發(fā),
AI代做,卷積神經(jīng)網(wǎng)絡(luò),Alexnet,GoogleNet,CNN,TensorFlow,
caffe,pointnet,PPO,Qlearning,F(xiàn)asterRCNN,MTCNN,
SPPNet,word2vec,SARASA算法,梯度策略等等